Beschreibung | Screenshot |
Seetrx XLD Technische Daten | |
Schematic Capture: Unlimited interconnected sheets 100 hierarchical levels Alpha-numeric pin numbers Sheet sizes up to A0 Unlimited pins per device Max. 256 power rails per design Auto-allocation of part names/pins nos. Auto parts/wiring list generation User definable attributes User definable ascii output files Electrical design rule checks (inputs, outputs etc) EMC Rules Outputs: Windows printer/plotter drivers HP-GL Gerber DXF Cadstar (layout data) BSL (Bath Scientific) Intertrack (Gencad) Interfaces to: Specctra auto-router Electra auto-router Redit auto-router General: Specctra auto-router Electra auto-router Redit auto-router | PCB
Layout: Unlimited pins per design Unlimited components per design Max 64 layers/design. Max 100" x 100" board area 1/100 thou & metric resolution Max 511 track sizes per design Max 511 x four standard pad shapes per design Unlimited user-defined pad shapes Pad stacks (top, inner & bottom) Blind and buried via support Any shaped board profile Board profile library Extensive outline library Unlimited pins per outline Complex true outline shapes Alternate outlines True track width representation Drilled holes visible Automatic part placement Double-sided part placement 1 degree part & text rotation Automatic signal reconnection Gate & pin swapping, auto back annotation Signal highlight Rip-up & retry autorouter (6 layer) Automatic copper fill generation Visible split power planes Automatic clearance checking Auto comparison artwork against parts/wiring list Checking for silk-screen over holes/under parts Automatic & manual part renumbering |
STROMLAUFPLAN * Hirarchischer Stromlaufplan * Ungleiche Gatter innerhalb eines Symbols * Blockfunktionen * Alternative Normen * Powersymbole * Automatische Bus-Generierung * Logischer Check * Automatische Bauteil- und Pin-Nummerierung * Leiterbahnstärken Vorgaben * Alphanumerische Pinbezeichnungen * Blattgröße frei definierbar * User Listen Generator * Anbindung zur Simulation * und Vieles, Vieles mehr | LAYOUTEDITOR * Blind und Buried Vias * Runde Leiterbahnen * Powerplane Splitting * Automatische Voll/Teil- plazierung mit Vorgaben (Drehung, Lage, Abstand) * Ident-Funktion für Pins, Pads Bahnen und Bauteile * Frei definierbares Grid (Inch oder Metrisch) * Automatische Generierung von Teardrops * Bauteilrotationen in 0,01 Grad-Schritten * Pin, Gate, Part-Swap Funktion mit Backannotation * Frei definierbarbare Funktions- und Sondertasten * Automatisches und interaktives Necking möglich * Direkter Wechsel zwischen SMD und Konventionell * Frei definierbare Padformen mit Bibliothek * Grafischer Board-Profile Editor mit Bibliothek * Automatisches Generieren von Bauteil-Outlines * Hierbei Kupferflächen oder Texte möglich * Automatische Powerlagen Generierung * DRC zuschaltbar * Frei definierbare Flächenfüllung auf allen Lagen * Anbindung an Potential * Window (verschieben, drehen, kopieren, löschen) * Forward/Backannotaion * Makros * und Vieles, Vieles mehr |